搜索 分析 新世界 法规 图书 网址导航 更多
高级用户登录 | 登录 | |

微处理器总线接口单元
无权-届满

申请号:89100636.2 申请日:1989-02-04
摘要:本发明描述了对具有n(n>2)字节内部数据总线的微处理器的改进,该微处理器为n字节的数据传送提供地址信号,并且当外部存贮器准备好传送数据时接收就绪信号,该微处理器的改进包括一个接收至少一个字节位数的输入装置、提供最后信号的输出装置和产生该最后信号的逻辑装置。它能对影响传送的信号,例如字节位数和高速缓冲器启动信号进行“动态”处理。
申请人: 英特尔公司
地址: 美国加利福尼亚州
发明(设计)人: 肯尼思·D·舒梅克
主分类号: G06F15/00
分类号: G06F15/00
  • 法律状态
2009-11-11  专利权的终止(专利权有效期届满)授权公告日:1993.6.2
2002-04-24  
1993-06-02  授权
1992-09-02  审定
1991-11-13  
1990-02-28  公开
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
  • 其他信息
主权项  1、一微处理器,有一个n字节(n大于2)的内部数据总线,该微处理器为n字节的数据传送提供地址选择信号,并且在外部存储器作好传送数据准备时接收就绪信号,该微处理器有如下改进: 输入装置,用来接收至少一个字节位数信号,该信号表示在下一个就绪信号时在上述存储器与该微处理器之间将传送的字节数; 输出装置,用来提供最后信号,该信号表示由上述微处理器发出的数据传送请求将由在下一个就绪信号时出现的数据传送来满足; 逻辑装置,用来产生上述最后信号,并与上述输入和输出装置相连,该逻辑装置在上述微处理器提供了上述地址选择信号后记录传送的数据字节数,并且周期性地检测上述字节位数信号中,该逻辑装置能够根据对上述字节位数信号每次检测的变化,在上述就绪信号之前改变上述最后信号。
公开号  1040105A
公开日  1990-02-28
专利代理机构  中国专利代理有限公司
代理人  吴秉芬 程天正
颁证日  
优先权  1988.8.1 US 227,078
国际申请  
国际公布  
进入国家日期