搜索 分析 新世界 法规 图书 网址导航 更多
高级用户登录 | 登录 | |

数字式垂直同步和场识别信号产生电路
无权-视为撤回

申请号:88106878.0 申请日:1988-09-26
摘要:提供出一种产生垂直同步信号和场识别信号的数字电路,该电路借助于符号反相器si、累加器ak、绝对值电路bb、比较器K、计数器Z、与门u1、u2、u3及或门og,从内部水平同步信号ih和分离出的外部同步信号eh中得出内部垂直同步信号VS和场识别信号h1、h2。这里不需要采用与水平振荡器ho相分离的子电路来产生内部垂直同步信号和场识别信号。
申请人: 联邦德国ITT工业股份公司
地址: 联邦德国弗赖贝格
发明(设计)人: 乌尔里希·西比恩
主分类号: H04N9/66
分类号: H04N9/66 H04N5/06
  • 法律状态
1991-07-10  
1989-04-19  公开
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
  • 其他信息
主权项  用于数字电视接收机中产生垂直同步信号(VS)和第一、第二场场识别信号(h1、h2)的数字电路,它包括: 一个按锁相环形式构成的数字水平振荡器(ho),它产生具有占空比为1∶1的内部水平同步信号(ih)和数字水平偏转信号(hd); 一个低通滤波器(tp),用以抑制数字彩色全信号(cs)中的视频高频分量; 一个数字同步分离器(SS),位于低通滤波器(tp)的后面; 一个符号反相器(si),其信号输入端馈以及已分离的水平和垂直同步信号(eh)(即外部同步信号),其控制输入端馈以内部水平同步信号(ih),借以加上一个符号比特,使得同步信号(eh)为全1时在符号比特中产生一个代表正号的二进制电平,而全0时产生一个代表负号的二进制电平; 一个位于符号反相器(si)后面的累加器(ak),其“复位和允许输出”输入端馈以内部水平同步信号(ih),使得只在内部水平同步信号(ih)的正跳变沿时刻累加的信号才传送到水平振荡器(ho)的控制输入端,并且累加器随后复位; 一个位于累加器(ak)后面的绝对值电路(bb),在内部水平同步信号(ih)的各边沿时刻对它馈入累加的信号; 一个比较器(K),其被减数输入端(A)与绝对值电路(bb)的输出端相连接,其减数输入端(B)馈入约等于累加器(ak)输 出信号正的最大值一半的阈值(S); 一个计数器(Z),其计数输入端(Ze)馈以内部水平同步信号(ih),在内部水平同步信号(ih)的各边沿时刻计数器(Z)进行计数,其计数容量稍大于一个场周期所需的容量; 第一个与门(u1),其一个输入端与比较器(K)的“被减数大于或等于减数”输出端(AB)相连接,另一个输入端与“计数容量高端三分之一计数输出端(Z0)相连接; 一个或门(og),其一个输入端与第一个与门(u1)的输出端相连接,另一个输入端与最大计数输出端(zm)相连接,其输出端提供出垂直同步信号(VS),并与计数器(Z)的复位输入端(re)相连接; 第二个与门(u2),其一个输入端馈以累加器(ak)输出信号的符号比特,它提供出第一场场识别信号(h1); 第三个与门(u3),其一个输入端馈以累加器(ak)输出信号的符号比特,另一个输入端与第二个与门(u2)的另一个输入端一起连接到或门(og)的输出端,它提供出第二场场识别信号(h2)。
公开号  1032476A
公开日  1989-04-19
专利代理机构  中国国际贸易促进委员会专利代理部
代理人  陆丽英
颁证日  
优先权  1987.10.2 DE 87114403.6
国际申请  
国际公布  
进入国家日期