搜索 分析 新世界 法规 图书 网址导航 更多
高级用户登录 | 登录 | |

数字式周波继电器
无权-视为放弃

申请号:86206954 申请日:1986-09-04
摘要:本实用新型为一种数字式周波继电器,它由GMOS电路组成,只须单一电压规格的直流电源,可以在高于信号电压额定值20%和低于40%范围内长期工作,电路主要由四个触发器、减法计数器和少量门电路及其它电路组成,电路简单功耗小,省去了专门的低电压闭锁电路,但仍具有低电压闭锁功能,既可用作低周波继电器,亦可用作高周波继电器。
申请人: 衡阳四方继电器厂
地址: 湖南省衡阳市先锋路附158号
发明(设计)人: 李恭敢
主分类号: H02H3/46
分类号: H02H3/46
  • 法律状态
1990-04-25  
1990-03-14  
1988-07-06  公开
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
  • 其他信息
主权项  1、一种由CMOS集成电路组成,既可以用作高周波继电器,亦可用作低周波继电器的数字周波继电器,其特征在于,它由电源部分、信号波形加工网络、分颁器、一个或多个门电路组成的延时电路、标准时钟源、计数器、预置数电路、借位状态可清零触发器、借位状态锁存D触发器、继电器及其驱动电路构成;其信号加工网络的输入端与信号电压相连接,信号加工网络的输出端与分颁器(FF1)及(FF2)的第一个触发器(FF1)的时钟端(CL)相连接,第二个D触发器(FF2)的(Q)端与延时门电路非门(D2)的输入端相连接,(FF2)的( Q)端与计数器的计数控制端即第一片“4029”的( Q)端及借位状态锁存D触发器(FF4)的时钟端(CL)相连接,延时门电路(D2)的输出端与计数器的各片“4029”的置数控制端(PE)及借位状态可清零触发器(FF3)的清零端(R)相连接,(FF3)的(Q)端与(FF4)的(D)端相连接,(FF4)的(Q)端或( Q)端与继电器的驱动电路的输入端即与非门(D3)的一个输入端相连接,标准时钟源的输出端与计数器第一片“4029”的时钟端(CL)相连接,计数器的总借位端即第四片“4029”的(Q4)端与(FF3)的时钟端(CL)相连接,各预置数电路则分别与计数器各片“4029”的预置数输入端J1-J4相连接。
公开号  86206954U
公开日  1988-07-06
专利代理机构  湖南省衡阳市专利事务所
代理人  杨代祯
颁证日  
优先权  
国际申请  
国际公布  
进入国家日期