搜索 分析 新世界 法规 图书 网址导航 更多
高级用户登录 | 登录 | |

一种具有失调补偿的动态比较器
审中-实审

申请号:201610036584.7 申请日:2016-01-20
摘要:本发明公开一种具有失调补偿的动态比较器,该比较器包括动态差分比较电路、基于逐次逼近逻辑的失调电压校正电路和时钟控制电路三个部分组成。基于逐次逼近逻辑的失调电压校正电路相较于传统的校正电路,不需要前置放大器,这样失调电压只由基于逐次逼近逻辑的失调电压校正电路的精度所决定,从而降低了比较器的系统失调电压,并且大大的减少了系统功耗。利用本发明可以实现较低的失调电压和功耗。
申请人: 桂林电子科技大学
地址: 541004 广西壮族自治区桂林市七星区金鸡路1号
发明(设计)人: 徐卫林 向指航 韦雪明 韦保林 段吉海 归发弟
主分类号: H03K5/22(2006.01)I
分类号: H03K5/22(2006.01)I
  • 法律状态
2016-07-27  实质审查的生效IPC(主分类):H03K 5/22申请日:20160120
2016-06-29  公开
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
  • 其他信息
主权项  一种具有失调补偿的动态比较器,其特征是:包括动态差分比较电路、基于逐次逼近逻辑的失调电压校正电路、时钟控制电路、第一开关SW11、第二开关SW121、第三开关SW13、第四开关SW14和第五开关SW15;时钟控制电路的时钟输入端连接外部输入的时钟信号CLK;时钟控制电路的同相控制电位输出端输出同相控制电位信号CAL,时钟控制电路的反相控制电位输出端输出反相控制电位信号基于逐次逼近逻辑的失调电压校正电路的时钟输入端连接外部输入的时钟信号CLK;基于逐次逼近逻辑的失调电压校正电路的控制电位输入端连接同相控制电位信号CAL;基于逐次逼近逻辑的失调电压校正电路的参考输入端连接参考电压Vb;基于逐次逼近逻辑的失调电压校正电路的同相输入端连接同相输出信号Von;基于逐次逼近逻辑的失调电压校正电路的反相输入端连接反相输出信号Vop;基于逐次逼近逻辑的失调电压校正电路的同相补偿输出端输出同相补偿信号Din;基于逐次逼近逻辑的失调电压校正电路的反相补偿输出端输出反相补偿信号Dip;动态差分比较电路的时钟输入端连接外部输入的时钟信号CLK;动态差分比较电路的同相输入端同时连接第一开关SW11和第三开关SW13的其中一端,第一开关SW11的另一端连接外部输入的同相输入信号Vin,第三开关SW13的另一端连接外部输入的共模信号Vcm;动态差分比较电路的反相输入端同时连接第二开关SW12和第五开关SW15的其中一端,第二开关SW12的另一端连接外部输入的反相输入信号Vip,第五开关SW15的另一端连接外部输入的共模信号Vcm;第四开关SW14的一端连接动态差分比较电路的同相输入端,另一端连接动态差分比较电路的反相输入端;第一开关SW11和第二开关SW12的控制端连接反相控制电位信号第三开关SW13、第四开关SW14和第五开关SW15的控制端连接同相控制电位信号CAL;动态差分比较电路的同相补偿输入端连接同相补偿信号Din;动态差分比较电路的反相补偿输入端连接同相补偿信号Dip;动态差分比较电路的同相输出端输出同相输出信号Von;动态差分比较电路的反相输出端输出反相输出信号Vop。
公开号  105720955A
公开日  2016-06-29
专利代理机构  桂林市持衡专利商标事务所有限公司 45107
代理人  陈跃琳
颁证日  
优先权  
国际申请  
国际公布  
进入国家日期