搜索 分析 新世界 法规 图书 网址导航 更多
高级用户登录 | 登录 | |

数字时间转换器杂散抑制
审中-实审

申请号:201510272224.2 申请日:2015-05-25
摘要:本申请涉及数字时间转换器杂散抑制,讨论了用于改进数字时间转换器(DTC)的杂散频率性能的装置和方法。在示例中,该方法可包括在第一时刻在数字时间转换器的选择逻辑处接收代码,选择DTC的第一延迟路径以提供与代码相关联的延迟,将第二延迟路径与代码相关联,在第二时刻在选择逻辑处接收代码,并且选择DTC的第二延迟路径以提供与代码相关联的延迟。
申请人: 英特尔IP公司
地址: 美国加利福尼亚州
发明(设计)人: 斯蒂芬·特尔蒂尼克 彼得·普瑞勒 托马斯·迈耶
主分类号: H04B1/04(2006.01)I
分类号: H04B1/04(2006.01)I
  • 法律状态
2016-02-24  实质审查的生效IPC(主分类):H04B 1/04申请日:20150525
2016-01-27  公开
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
  • 其他信息
主权项  一种数字时间转换器(DTC),被配置成接收具有第一频率的本地振荡器信号并且提供具有与所述第一频率不同的第二频率的输出信号,所述DTC包括:一个或多个延迟级,该延迟级用于提供所述输出信号;选择逻辑,该选择逻辑被配置成在第一时刻接收第一代码以向所述一个或多个延迟级中的每一个提供第一延迟定位点,在第二时刻接收所述第一代码并且向所述一个或多个延迟级提供第二延迟定位点,其中所述第一代码代表用于提供第一DTC延迟的频率包络;并且其中所述选择逻辑被配置成通过使用所述第一延迟定位点和所述第二延迟定位点来不同地选择所述一个或多个延迟级中的至少一个的组件以提供所述第一DTC延迟。
公开号  105281790A
公开日  2016-01-27
专利代理机构  北京东方亿思知识产权代理有限责任公司 11258
代理人  李晓冬
颁证日  
优先权  2014.06.30 US 14/318,829
国际申请  
国际公布  
进入国家日期