搜索 分析 新世界 法规 图书 网址导航 更多
高级用户登录 | 登录 | |

一种高可靠性无缝冗余环网中副本处理的FPGA实现方法
审中-实审

申请号:201410322775.0 申请日:2014-07-08
摘要:本发明公开了一种高可靠性无缝冗余环网中副本处理的FPGA实现方法,该实现方法中由FPGA在HSR源端节点根据源MAC地址来递增序号,同时由FPGA在HSR目的端节点维护滑动丢弃窗口和记录丢弃窗口,并同时利用这两个窗口对报文副本进行处理。通过本方案能够使得维护的序号数量和节点数成线性关系,减少了大规模网络的序号维护开销;同时能有效删除序号乱序范围在n以内的副本,从而使得冗余口实现千兆线速收发,线速丢弃副本。
申请人: 上海博达数据通信有限公司
地址: 201203 上海市浦东新区张江高科技园区居里路123号
发明(设计)人: 汪革 汪超 张皓
主分类号: H04L12/427(2006.01)I
分类号: H04L12/427(2006.01)I
  • 法律状态
2016-02-24  实质审查的生效IPC(主分类):H04L 12/427申请日:20140708
2016-01-27  公开
注:本法律状态信息仅供参考,即时准确的法律状态信息须到国家知识产权局办理专利登记簿副本。
  • 其他信息
主权项  一种高可靠性无缝冗余环网中副本处理的FPGA实现方法,其特征在于,所述实现方法中由FPGA在HSR源端节点根据源MAC地址来递增序号,同时由FPGA在HSR目的端节点维护滑动丢弃窗口和记录丢弃窗口,并同时利用这两个窗口对报文副本进行处理。
公开号  105282002A
公开日  2016-01-27
专利代理机构  上海天翔知识产权代理有限公司 31224
代理人  刘常宝
颁证日  
优先权  
国际申请  
国际公布  
进入国家日期